반응형
플립플롭은 전원이 공급되고 있는 동안 현 상태를 기억하기 위한 논리 회로이다.
레지스터나 메모리의 기본 구성 요소로서 2진수 1비트를 기억 할 수 있다. (0또는 1)
D 플립플롭 : 입력 값을 그대로 기억한다.
D |
Q(t+1) |
0 |
0 |
1 |
1 |
RS 플립플롭 : 0 또는 1을 기억하거나 현상태를 그대로 기억한다.
S |
R |
Q(t+1) |
0 |
0 |
유지 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
동작안함 |
JK 플립플롭 : 0 또는 1을 기억하거나 현상태를 그대로 기억하거나 그 보수를 기억한다.
(RS 플립플롭과 동일하나 1, 1이 들어왔을때 보수(반대값)을 출력 한다.)
S | R | Q(t+1) |
0 | 0 | 유지 |
0 | 1 | 0 |
1 | 0 | 1 |
1 | 1 | 보수 |
T 플립플롭 : 현 상태 또는 그 보수를 기억한다. (JK 플립플롭 2개를 묶어서 구성)
D | Q(t+1) |
0 | 유지 |
1 | 보수 |
마스터-슬레이브 플립플롭(주종 플립플롭) : 출력 측의 일부가 입력 층에 Feedback되는 레이스 현상을 없애기 위해 고안된 플립플롭
반응형
'IT 이론 > 컴퓨터구조' 카테고리의 다른 글
중앙처리장치(CPU)의 구성과 레지스터 (0) | 2014.05.24 |
---|---|
[전자계산기구조] 다중처리기 (0) | 2014.05.24 |
[전자계산기구조] 메이저 스테이트(Major State) (0) | 2014.05.24 |
[전자계산기구조] 명령어 형식 (0) | 2014.05.24 |
[전자계산기구조] 조합논리회로와 순서논리회로 (0) | 2014.05.24 |
댓글